POLARIS
LOC & LOS

[AI-SEMI] AI 반도체 회로 설계 경진 대회 온라인 설계 교육 자료 공지 (3일차) - part2 업로드 완료

2022-08-18l 조회수 1960
[AI 반도체 회로 설계 경진 대회 온라인 설계 교육]

AI 반도체 회로 설계 경진대회 기초설계교육(온라인) 3일차 교육 자료 공지합니다.
참고사항과 첨부파일 확인하시어 학습해주시기 바랍니다.

▣ 참고사항
  1. 이번 동영상은 part1과 part 2로 나뉘어져 있습니다. 
     part1은 2x1 multiplexer의 schematic, symbole 생성, testbench 구성, analysis, layout 및 DRC/LVS 까지입니다. 
     part2는 Assura에서 gpdk090 tech library 설정하는 방법과 2x1 Mux의 parastic extraction, post-layout simulation을 담고 있습니다. 
 
  2. part2 초반에 설명하는 assura gpdk090m tech libray 위치는 아래 경로를 따라서 선택하시면 됩니다.     
     assuratechnology ... (상단에서 점 3개 있는 아이콘 클릭)  → .. (왼쪽창에서 점 2개 더블 클릭)  → ..(왼쪽창에서 점 2개 더블 클릭)  tools
     → config → GPDK → gpdk090_v4.6  assura_tech.lib (오른쪽창에서 선택) OKapply/OK 
 
  3. 과제가 있습니다. 강의 자료의 마지막 쪽을 참고하시길 바랍니다.

▣ 강의 영상 링크
part.1 : https://drive.google.com/file/d/1vYkcfyn21tWEdxx-Ru8-oUlM44Vk8J-9/view?usp=sharing
part.2 : https://drive.google.com/file/d/1rEVNvW9pFTq_7ArF9tBbyoVsNQNOoQg3/view?usp=sharing

▣ 기초설계교육(온라인) 1차 일정 
   1차 : 8월 16일 ~ 8월 19일

   교육 완료 후 결과물 제출 기한 : 8월 19일 18시 00분 (제출처 : eric.ryu@snu.ac.kr)


▣ 준비사항
  1. VPN 접속방법을 첨부파일로 확인하고 발급된 ID와 Password로 접속 Test 실시
     Home Edition - Free 버전 Downlod / Installer Edition을 Downlload 받아, 바탕화면이 아닌 곳에 설치함
  3. MobaXterm을 통해 login test: id: test, pasword: testtest 



▣문의
   • AIX Q&A 게시판 https://semicon.disu.ac.kr/LOCnLOS/AIX/QnA
   • 이메일 thgus0720@snu.ac.kr